AMD的銳龍處理器問世馬上10年了,CCD架構終於迎來了大改的階段,今年將推出2nm工藝的Zen6,這一次會上12核心的CCD計算核心。
AMD今年初的CES展會上正式宣布了Zen6架構,不過那是針對伺服器/AI市場的EPYC產品線Venice處理器,這一代將會是專注高性能及吞吐量的設計,其線程密度提升了30%,性能及能效提升了70%之多。
伺服器版的Zen6這次最多256核,桌面版的Zen6代號Olympic Range,架構也會大改,網友HXL爆料稱它的CCD核心會升級到8核架構,搭配48MB L3緩存,相比當前的Zen5提升50%之多。
更關鍵的是,在2nm工藝下核心面積只增加了5mmm2,從上代的71mm增加到Zen6的76mm2,面積效率非常高,畢竟工藝升級了差不多2代。
Zen2 CCD: 2*4 Core 2*16 MB L3 TSMC N7 ~77 mm2 Zen3 CCD: 8 Core 32MB L3 TSMC N7 ~83 mm2 Zen4 CCD : 8 Core 32MB L3 TSMC N5 ~72 mm2 Zen5 CCD : 8 Core 32MB L3 TSMC N4 ~71 mm2 Zen6 CCD : 12 Core 48MB L3 TSMC N2 ~76 mm2
AMD的Zen架構問世近十年來,CCD規模這是第二次大改,也是規模提升最大的一次,主流桌面平台使用2CCD配置可以輕鬆做到24核、96MB L3緩存,再高端一點可以做到48核、192MB L3緩存。
如果是X3D系列,HXL提到Zen6 CCD還有完整的3D V-Cache緩存功能,每個CCD最多可以搭配144MB L3緩存,2CCD可以做到288MB L3緩存。
考慮到Intel今年底發布、明年上市的Nova Lake-S桌面版傳聞也是多達288MB緩存,而且多達52個核心,AMD與Intel在發燒級遊戲CPU上勢必有一場大戰。







